- 相關推薦
低功耗模擬前端電路設計
超低功耗、高集成的模擬前端芯片MAX5865是針對便攜式通信設備?例如手機、PDA、WLAN以及3G無線終端?而設計的,芯片內部集成了雙路8位接收ADC和雙路10位發送DAC,可在40Msps轉換速率下提供超低功耗與更高的動態性能。芯片中的ADC模擬輸入放大器為全差分結構,可以接受1VP-P滿量程信號;而DAC模擬輸出則是全差分信號,在1.4V共模電壓下的滿量程輸出范圍為400mV。利用兼容于SPITM和MICROWIRETM的3線串行接口可對工作模式進行控制,并可進行電源管理,同時可以選擇關斷、空閑、待機、發送、接收及收發模式。通過3線串口將器件配置為發送、接收或收發模式,可使MAX5865工作在FDD或TDD系統。在TDD模式下,接收與發送DAC可以共用數字總線,并可將數字I/O的數目減少到一組10位并行多路復用總線;而在FDD模式下,MAX5865的數字I/O可以被配置為18位并行多路復用總線,以滿足雙8位ADC與雙10位DAC的需要。1 MAX5865的工作原理
圖1所示為MAX5865內部結構原理框圖,其中,ADC采用七級、全差分、流水線結構,可以在低功耗下進行高速轉換。每半個時鐘周期對輸入信號進行一次采樣。包括輸出鎖存延時在內,通道I的總延遲時間為5個時鐘周期,而通道Q則為5.5個時鐘周期,圖2給出了ADC時鐘、模擬輸入以及相應輸出數據之間的時序關系。ADC的滿量程模擬輸入范圍為VREF,共模輸入范圍為VDD/2±0.2V。VREF為VREFP與VREFN之差。由于MAX5865中的ADC前端帶有寬帶T/H放大器,因此,ADC能夠跟蹤并采樣/保持高頻模擬輸入?>奈魁斯特頻率?。使用時可以通過差分方式或單端方式驅動兩路ADC輸入?IA+? QA+? IA-與QA-?。為了獲得最佳性能,應該使IA+與IA-以及QA+與QA-間的阻抗相匹配,并將共模電壓設定為電源電壓的一半?VDD/2?。ADC數字邏輯輸出DA0~DA7的邏輯電平由OVDD決定,OVDD的取值范圍為1.8V至VDD,輸出編碼為偏移二進制碼。數字輸出DA0~DA7的容性負載必須盡可能低?<15pF?,以避免大的數字電流反饋到MAX5865的模擬部分而降低系統的動態性能。通過數字輸出端的緩沖器可將其與大的容性負載相隔離。而在數字輸出端靠近MAX5865的地方串聯一個100Ω電阻,則有助于改善ADC性能。
MAX5865的10位DAC可以工作在高達40MHz的時鐘速率下,兩路DAC的數字輸入DD0~DD9將復用10位總線。電壓基準決定了數據轉換器的滿量程輸出。DAC采用電流陣列技術,用1mA?1.024V基準下?滿量程輸出電流驅動400Ω內部電阻可得到±400mV的滿量程差分輸出電壓。而采用差分輸出設計時,將模擬輸出偏置在1.4V共模電壓,則可驅動輸入阻抗大于70kΩ的差分輸入級,從而簡化RF正交上變頻器與模擬前端電路的接口。RF上變頻器需要1.3V至1.5V的共模偏壓,內部直流共模偏壓在保持每個發送DAC整個動態范圍的同時可以省去分立的電平偏移設置電阻,而且不需要編碼發生器產生電平偏移。圖2(b)給出了時鐘、輸入數據與模擬輸出之間的時序關系。一般情況下,I通道數據?ID?在時鐘信號的下降沿鎖存,Q通道數據?QD?則在時鐘信號的上升沿鎖存。I與Q通道的輸出同時在時鐘信號的下一個上升沿被刷新。
3線串口可用來控制MAX5865的工作模式。上電時,首先必須通過編程使MAX5865工作在所希望的模式下。利用3線串口對器件編程可以使器件工作在關斷、空閑、待機、Rx、Tx或Xcvr模式下,同時可由一個8位數據寄存器來設置工作模式,并可在所有六種模式下使串口均保持有效。在關斷模式下,MAX5865的模擬電路均被關斷,
[1] [2] [3]
【低功耗模擬前端電路設計】相關文章:
慣性基準系統故障模擬機的電路設計04-28
生物醫學信號采集的多通道模擬前端集成電路05-03
前端學習計劃11-18
什么是前端總線頻率04-26
什么是前端總線頻率04-26
什么是前端總線頻率04-26
CPU·什么是前端總線04-26
前端學習計劃通用11-28
初中物理《簡單電路設計》的教案01-25